Optimization of MAC unit using full pipelined accumulator
نویسندگان
چکیده
منابع مشابه
A 200-MHz CMOS Pipelined Multiplier-Accumulator Using a Quasi-Domino Dynamic Full- Adder Cell Design
AbstmctA bit-level pipelined 12 x 12-b two’s-complement multiplier with a 27-b accumulator has been designed and fabricated in a 1.0-pm p-well CMOS technology. A new “quasi N-P domino logic” structure has been adopted to increase the throughput rate, and special pipeline structures were used in the accumulator to reduce the total latency. The chip complexity is approximately 10 OOO transistors ...
متن کاملVLSI Architecture of Pipelined Booth Wallace MAC Unit
This paper describes the pipelined architecture of high-speed modified Booth Wallace Multiply and Accumulator. The proposed multiply and accumulate circuits are based on the Booth algorithm and the pipelining techniques, which are most widely used to accelerate the multiplication speed. A 32-bit MAC Unit is designed in which the multiplication is done using the Modified Booth Wallace Multiplier...
متن کاملhazard evaluation of gas condensate stabilization and dehydration unit of parsian gas refinery using hazop procedures
شناسایی مخاطرات در واحد 400 پالایشگاه گاز پارسیان. در این پروزه با بکارگیری از تکنیک hazop به شناسا یی مخاطرات ، انحرافات ممکن و در صورت لزوم ارایه راهکارهای مناسب جهت افزایش ایمنی فرا یند پرداخته میگردد. شرایط عملیاتی مخاطره آمیز نظیر فشار و دمای بالا و وجود ترکیبات مختلف سمی و قابل انفجار در واحدهای پالایش گاز، ضرورت توجه به موارد ایمنی در این چنین واحدهایی را مشخص می سازد. مطالعه hazop یک ر...
solution of security constrained unit commitment problem by a new multi-objective optimization method
چکیده-پخش بار بهینه به عنوان یکی از ابزار زیر بنایی برای تحلیل سیستم های قدرت پیچیده ،برای مدت طولانی مورد بررسی قرار گرفته است.پخش بار بهینه توابع هدف یک سیستم قدرت از جمله تابع هزینه سوخت ،آلودگی ،تلفات را بهینه می کند،و هم زمان قیود سیستم قدرت را نیز برآورده می کند.در کلی ترین حالتopf یک مساله بهینه سازی غیر خطی ،غیر محدب،مقیاس بزرگ،و ایستا می باشد که می تواند شامل متغیرهای کنترلی پیوسته و گ...
MAC Architecture – Accumulator Based on Booth Encoding Parallel Multiplier
The MAC provides high speed multiplication with accumulative addition. In this paper, we study the various parallel MAC architectures and then implement a design of parallel MAC based on some booth encodings such as radix-4 booth encoder and some final adders such as CLA, Kogge stone adder and then compare their performance characteristics. The one most effective way to increase the speed of a ...
متن کاملذخیره در منابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ژورنال
عنوان ژورنال: International Journal of Research in Advent Technology
سال: 2019
ISSN: 2321-9637
DOI: 10.32622/ijrat.742019187